当前位置: 首页 > news >正文

个人网站取域名b2b网站大全免费推广

个人网站取域名,b2b网站大全免费推广,建设网上银行登录入口,聚享游网站如何做推广基于板子的PL端无时钟晶振,需要从PS端借用clock1(50M)晶振 接下去是自定义clock的IP核封装,为后续的simulation可以正常仿真波形,需要注意顶层文件的设置,需要将自定义的IP核对应的.v文件设置为顶层文件&a…

基于板子的PL端无时钟晶振,需要从PS端借用clock1(50M)晶振

接下去是自定义clock的IP核封装,为后续的simulation可以正常仿真波形,需要注意顶层文件的设置,需要将自定义的IP核对应的.v文件设置为顶层文件,否则仿真波形会均为高阻态。

将代码和对应的tb激励文件,ip核的一些流程和simulation的仿真波形放在下方:

对应一个时钟输入(50Mhz),5个时钟输出,分别改变了时钟频率、相位和占空比。

仿真后的波形如下:(simulation的仿真并不需要系统的时钟,只是根据程序要求形成波形图)

 代码和tb激励文件程序如下:

`timescale 1ns / 1ps
// Create Date: 2024/12/30 16:11:18
// Design Name: 
// Module Name: test_025_PLL_Time
//需要将之设为顶层文件
module test_025_PLL_Time(input   sys_clk,input   sys_rst_n,output  clk_out1_100M,output  clk_out2_100M_180deg,output  clk_out3_50M,output  clk_out4_25M,output  clk_out5_duty25);wire  locked;//例化clk_design1 instance_name(// Clock out ports.clk_out1_100M(clk_out1_100M),     // output clk_out1_100M.clk_out2_100M_180deg(clk_out2_100M_180deg),     // output clk_out2_100M_180deg.clk_out3_50M(clk_out3_50M),     // output clk_out3_50M.clk_out4_25M(clk_out4_25M),     // output clk_out4_25M.clk_out5_duty25(clk_out5_duty25),     // output clk_out5_duty25// Status and control signals.reset(~sys_rst_n), // input reset低电平有效.locked(locked),       // output locked// Clock in ports.clk_in1(sys_clk));      // input clk_in1endmodule
`timescale 1ns / 1ps
// Module Name: tb_PLL_Time
module tb_PLL_Time();reg  sys_clk          ;             reg  sys_rst_n        ;           wire clk_out1_100M         ;        wire clk_out2_100M_180deg  ;wire clk_out3_50M          ;         wire clk_out4_25M          ;         wire clk_out5_duty25       ;
//--------
always #10 sys_clk = ~sys_clk;  //20ns一个周期对应50Mhz时钟initial  beginsys_clk = 1'b0;sys_rst_n = 1'b0;#100sys_rst_n = 1'b1; end
//--------
//实现信号的连接:
test_025_PLL_Time  u_test_025_PLL_Time(.sys_clk                (sys_clk             ),.sys_rst_n              (sys_rst_n           ),.clk_out1_100M          (clk_out1_100M       ),.clk_out2_100M_180deg   (clk_out2_100M_180deg),.clk_out3_50M           (clk_out3_50M        ),.clk_out4_25M           (clk_out4_25M        ),.clk_out5_duty25        (clk_out5_duty25     ));endmodule

     但由于此时PL因无时钟晶振,需要借用PS端的晶振的设置而出现的顶层文件的问题,以及在创建IP核初始选择的是自定义,而不是适应Block Design的,所以在Block Design中无法添加对应.v文件的module(会报错),因此只能在simulation中仿真查看波形,无法进行接下去的管脚分配和程序下载的过程。

http://www.qdjiajiao.com/news/3601.html

相关文章:

  • 支付宝网站开发口碑营销方案怎么写
  • wordpress识图工具核心关键词如何优化
  • 上海网站建设天锐科技免费推广产品平台有哪些
  • 做网站做那一网站好网站制作公司高端
  • 哪些网站是用wordpress搭建的郑州百度推广代理公司
  • 企业建设网站有什么好处搜索引擎优化指的是什么
  • 做综合类网站好不好商丘seo博客
  • 做网站图片大会导致慢凡科网
  • 提供手机网站制作聚合广告联盟
  • it培训机构培训搜索引擎优化策略
  • 大学生网站设计论文3000字贵阳网络推广外包
  • 视觉元素网站英文网站seo
  • 站酷的网址百度管理员联系方式
  • 学校网站建设需求昆明seo关键词
  • 无许可证做新闻网站会怎么样长沙seo网站
  • dedecms做网站注意事项网站优化排名易下拉排名
  • 大连公司做网站优秀网站设计
  • 广西网站制作百度seo关键词优化排名
  • 上市公司的信息网站廊坊seo优化排名
  • wordpress主题logo大小上海哪家seo好
  • 鞍山网站制作公司成都本地推广平台
  • 学做网站多长时间免费seo公司
  • 数据分析师要考什么证seo技术团队
  • 洛阳网站建设 培训湖南省人民政府官网
  • 江门建设建筑网站新闻最新消息
  • 手机网站建设gzit.cn2022国内外重大新闻事件10条
  • 网站建设案例ppt东营百度推广电话
  • 网站要和别人做api 链接微信广点通广告平台
  • 公司网站建设手机端跟PC端常德网站设计
  • 大眼睛网站建设个人免费网站建设